异或门維基百科,自由的 encyclopedia 异或门(英語:Exclusive-OR gate,簡稱XOR gate,又稱EOR gate、ExOR gate)是数字逻辑中实现逻辑异或的逻辑门,功能见右侧真值表。若两个输入的电平相异,则输出为高电平(1);若两个输入的电平相同,则输出为低电平(0)。 基本逻辑閘 緩衝 非 与 与非 或 或非 异或 同或 蘊含 蘊含非 输入A B 输出 A XOR B 0 0 0 0 1 1 1 0 1 1 1 0 这一函数能实现模为2的加法,因此,异或门可以实现计算机中的二进制加法。半加器是由异或门和与门组成的。
异或门(英語:Exclusive-OR gate,簡稱XOR gate,又稱EOR gate、ExOR gate)是数字逻辑中实现逻辑异或的逻辑门,功能见右侧真值表。若两个输入的电平相异,则输出为高电平(1);若两个输入的电平相同,则输出为低电平(0)。 基本逻辑閘 緩衝 非 与 与非 或 或非 异或 同或 蘊含 蘊含非 输入A B 输出 A XOR B 0 0 0 0 1 1 1 0 1 1 1 0 这一函数能实现模为2的加法,因此,异或门可以实现计算机中的二进制加法。半加器是由异或门和与门组成的。